Lines Matching refs:d16

455 	vldmia	r0,{d16-d23}		@ load context
463 vadd.i64 d16,d30 @ h+=Maj from the past
476 vshr.u64 d24,d16,#28
479 vshr.u64 d25,d16,#34
480 vsli.64 d24,d16,#36
482 vshr.u64 d26,d16,#39
484 vsli.64 d25,d16,#30
485 veor d30,d16,d17
486 vsli.64 d26,d16,#25
522 veor d30,d23,d16
526 vbsl d30,d17,d16 @ Maj(a,b,c)
563 vbsl d30,d16,d23 @ Maj(a,b,c)
602 vadd.i64 d16,d27
605 vshr.u64 d24,d16,#14 @ 4
609 vshr.u64 d25,d16,#18
613 vshr.u64 d26,d16,#41
615 vsli.64 d24,d16,#50
616 vsli.64 d25,d16,#46
617 vmov d29,d16
618 vsli.64 d26,d16,#23
660 vbsl d29,d16,d17 @ Ch(e,f,g)
697 vbsl d29,d23,d16 @ Ch(e,f,g)
737 vadd.i64 d27,d29,d16
746 veor d16,d24,d25
749 veor d16,d26 @ Sigma0(a)
752 @ vadd.i64 d16,d30
759 vadd.i64 d16,d30 @ h+=Maj from the past
772 vshr.u64 d24,d16,#28
775 vshr.u64 d25,d16,#34
776 vsli.64 d24,d16,#36
778 vshr.u64 d26,d16,#39
780 vsli.64 d25,d16,#30
781 veor d30,d16,d17
782 vsli.64 d26,d16,#25
818 veor d30,d23,d16
822 vbsl d30,d17,d16 @ Maj(a,b,c)
859 vbsl d30,d16,d23 @ Maj(a,b,c)
898 vadd.i64 d16,d27
901 vshr.u64 d24,d16,#14 @ 12
905 vshr.u64 d25,d16,#18
909 vshr.u64 d26,d16,#41
911 vsli.64 d24,d16,#50
912 vsli.64 d25,d16,#46
913 vmov d29,d16
914 vsli.64 d26,d16,#23
956 vbsl d29,d16,d17 @ Ch(e,f,g)
993 vbsl d29,d23,d16 @ Ch(e,f,g)
1033 vadd.i64 d27,d29,d16
1042 veor d16,d24,d25
1045 veor d16,d26 @ Sigma0(a)
1048 @ vadd.i64 d16,d30
1054 vadd.i64 d16,d30 @ h+=Maj from the past
1085 vshr.u64 d24,d16,#28
1088 vshr.u64 d25,d16,#34
1089 vsli.64 d24,d16,#36
1091 vshr.u64 d26,d16,#39
1093 vsli.64 d25,d16,#30
1094 veor d30,d16,d17
1095 vsli.64 d26,d16,#25
1131 veor d30,d23,d16
1135 vbsl d30,d17,d16 @ Maj(a,b,c)
1186 vbsl d30,d16,d23 @ Maj(a,b,c)
1225 vadd.i64 d16,d27
1245 vshr.u64 d24,d16,#14 @ from NEON_00_15
1247 vshr.u64 d25,d16,#18 @ from NEON_00_15
1249 vshr.u64 d26,d16,#41 @ from NEON_00_15
1252 vsli.64 d24,d16,#50
1253 vsli.64 d25,d16,#46
1254 vmov d29,d16
1255 vsli.64 d26,d16,#23
1297 vbsl d29,d16,d17 @ Ch(e,f,g)
1348 vbsl d29,d23,d16 @ Ch(e,f,g)
1388 vadd.i64 d27,d29,d16
1397 veor d16,d24,d25
1400 veor d16,d26 @ Sigma0(a)
1403 @ vadd.i64 d16,d30
1406 vadd.i64 d16,d30 @ h+=Maj from the past
1437 vshr.u64 d24,d16,#28
1440 vshr.u64 d25,d16,#34
1441 vsli.64 d24,d16,#36
1443 vshr.u64 d26,d16,#39
1445 vsli.64 d25,d16,#30
1446 veor d30,d16,d17
1447 vsli.64 d26,d16,#25
1483 veor d30,d23,d16
1487 vbsl d30,d17,d16 @ Maj(a,b,c)
1538 vbsl d30,d16,d23 @ Maj(a,b,c)
1577 vadd.i64 d16,d27
1597 vshr.u64 d24,d16,#14 @ from NEON_00_15
1599 vshr.u64 d25,d16,#18 @ from NEON_00_15
1601 vshr.u64 d26,d16,#41 @ from NEON_00_15
1604 vsli.64 d24,d16,#50
1605 vsli.64 d25,d16,#46
1606 vmov d29,d16
1607 vsli.64 d26,d16,#23
1649 vbsl d29,d16,d17 @ Ch(e,f,g)
1700 vbsl d29,d23,d16 @ Ch(e,f,g)
1740 vadd.i64 d27,d29,d16
1749 veor d16,d24,d25
1752 veor d16,d26 @ Sigma0(a)
1755 @ vadd.i64 d16,d30
1758 vadd.i64 d16,d30 @ h+=Maj from the past
1764 vstmia r0,{d16-d23} @ save context