Lines Matching refs:createReg

638   MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR64RegClassID,
640 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR64RegClassID,
652 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR64RegClassID,
654 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR64RegClassID,
690 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
693 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
710 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
712 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
717 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
719 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
724 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
763 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
766 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
783 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
785 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
790 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
792 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
797 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
835 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
838 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
874 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
877 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
917 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
920 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
961 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
964 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
1009 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
1013 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
1053 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
1055 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
1096 MCOperand::createReg(getReg(Decoder, Mips::GPR64RegClassID, Rt)));
1098 MCOperand::createReg(getReg(Decoder, Mips::GPR64RegClassID, Rs)));
1139 MCOperand::createReg(getReg(Decoder, Mips::GPR64RegClassID, Rt)));
1141 MCOperand::createReg(getReg(Decoder, Mips::GPR64RegClassID, Rs)));
1154 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
1156 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
1158 MI.addOperand(MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID,
1410 Inst.addOperand(MCOperand::createReg(Reg));
1421 Inst.addOperand(MCOperand::createReg(Reg));
1432 Inst.addOperand(MCOperand::createReg(Reg));
1443 Inst.addOperand(MCOperand::createReg(Reg));
1454 Inst.addOperand(MCOperand::createReg(Reg));
1483 Inst.addOperand(MCOperand::createReg(Reg));
1495 Inst.addOperand(MCOperand::createReg(Reg));
1506 Inst.addOperand(MCOperand::createReg(Reg));
1517 Inst.addOperand(MCOperand::createReg(Reg));
1528 Inst.addOperand(MCOperand::createReg(Reg));
1545 Inst.addOperand(MCOperand::createReg(Reg));
1547 Inst.addOperand(MCOperand::createReg(Reg));
1548 Inst.addOperand(MCOperand::createReg(Base));
1566 Inst.addOperand(MCOperand::createReg(Reg));
1568 Inst.addOperand(MCOperand::createReg(Reg));
1569 Inst.addOperand(MCOperand::createReg(Base));
1586 Inst.addOperand(MCOperand::createReg(Reg));
1587 Inst.addOperand(MCOperand::createReg(Base));
1603 Inst.addOperand(MCOperand::createReg(Base));
1620 Inst.addOperand(MCOperand::createReg(Base));
1637 Inst.addOperand(MCOperand::createReg(Base));
1654 Inst.addOperand(MCOperand::createReg(Base));
1670 Inst.addOperand(MCOperand::createReg(Base));
1683 Inst.addOperand(MCOperand::createReg(Base));
1698 Inst.addOperand(MCOperand::createReg(Base));
1713 Inst.addOperand(MCOperand::createReg(Reg));
1714 Inst.addOperand(MCOperand::createReg(Base));
1817 Inst.addOperand(MCOperand::createReg(Reg));
1818 Inst.addOperand(MCOperand::createReg(Mips::SP));
1833 Inst.addOperand(MCOperand::createReg(Reg));
1834 Inst.addOperand(MCOperand::createReg(Mips::GP));
1859 Inst.addOperand(MCOperand::createReg(Mips::SP));
1877 Inst.addOperand(MCOperand::createReg(Reg));
1879 Inst.addOperand(MCOperand::createReg(Reg));
1880 Inst.addOperand(MCOperand::createReg(Base));
1903 Inst.addOperand(MCOperand::createReg(Base));
1907 Inst.addOperand(MCOperand::createReg(Reg));
1910 Inst.addOperand(MCOperand::createReg(Reg));
1912 Inst.addOperand(MCOperand::createReg(Reg+1));
1914 Inst.addOperand(MCOperand::createReg(Base));
1932 Inst.addOperand(MCOperand::createReg(Reg));
1933 Inst.addOperand(MCOperand::createReg(Base));
1950 Inst.addOperand(MCOperand::createReg(Reg));
1951 Inst.addOperand(MCOperand::createReg(Base));
1968 Inst.addOperand(MCOperand::createReg(Reg));
1969 Inst.addOperand(MCOperand::createReg(Base));
1986 Inst.addOperand(MCOperand::createReg(Reg));
1987 Inst.addOperand(MCOperand::createReg(Base));
2004 Inst.addOperand(MCOperand::createReg(Reg));
2005 Inst.addOperand(MCOperand::createReg(Base));
2022 Inst.addOperand(MCOperand::createReg(Reg));
2023 Inst.addOperand(MCOperand::createReg(Base));
2038 Inst.addOperand(MCOperand::createReg(Reg));
2039 Inst.addOperand(MCOperand::createReg(Base));
2057 Inst.addOperand(MCOperand::createReg(Rt));
2060 Inst.addOperand(MCOperand::createReg(Rt));
2061 Inst.addOperand(MCOperand::createReg(Base));
2074 Inst.addOperand(MCOperand::createReg(Mips::HWR29));
2086 Inst.addOperand(MCOperand::createReg(Reg));
2098 Inst.addOperand(MCOperand::createReg(Reg));
2110 Inst.addOperand(MCOperand::createReg(Reg));
2122 Inst.addOperand(MCOperand::createReg(Reg));
2134 Inst.addOperand(MCOperand::createReg(Reg));
2146 Inst.addOperand(MCOperand::createReg(Reg));
2158 Inst.addOperand(MCOperand::createReg(Reg));
2170 Inst.addOperand(MCOperand::createReg(Reg));
2182 Inst.addOperand(MCOperand::createReg(Reg));
2194 Inst.addOperand(MCOperand::createReg(Reg));
2206 Inst.addOperand(MCOperand::createReg(Reg));
2443 Inst.addOperand(MCOperand::createReg(Regs[i]));
2446 Inst.addOperand(MCOperand::createReg(Mips::RA));
2468 Inst.addOperand(MCOperand::createReg(Regs[i]));
2470 Inst.addOperand(MCOperand::createReg(Mips::RA));
2507 Inst.addOperand(MCOperand::createReg(Mips::A1));
2508 Inst.addOperand(MCOperand::createReg(Mips::A2));
2511 Inst.addOperand(MCOperand::createReg(Mips::A1));
2512 Inst.addOperand(MCOperand::createReg(Mips::A3));
2515 Inst.addOperand(MCOperand::createReg(Mips::A2));
2516 Inst.addOperand(MCOperand::createReg(Mips::A3));
2519 Inst.addOperand(MCOperand::createReg(Mips::A0));
2520 Inst.addOperand(MCOperand::createReg(Mips::S5));
2523 Inst.addOperand(MCOperand::createReg(Mips::A0));
2524 Inst.addOperand(MCOperand::createReg(Mips::S6));
2527 Inst.addOperand(MCOperand::createReg(Mips::A0));
2528 Inst.addOperand(MCOperand::createReg(Mips::A1));
2531 Inst.addOperand(MCOperand::createReg(Mips::A0));
2532 Inst.addOperand(MCOperand::createReg(Mips::A2));
2535 Inst.addOperand(MCOperand::createReg(Mips::A0));
2536 Inst.addOperand(MCOperand::createReg(Mips::A3));
2587 MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID, Rs)));
2591 MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID, Rt)));
2632 MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID, Rs)));
2634 MCOperand::createReg(getReg(Decoder, Mips::GPR32RegClassID, Rt)));