Lines Matching refs:D2
437 unsigned &D1, unsigned &D2, unsigned &D3) {
441 D2 = TRI->getSubReg(Reg, ARM::dsub_2);
446 D2 = TRI->getSubReg(Reg, ARM::dsub_6);
451 D2 = TRI->getSubReg(Reg, ARM::dsub_5);
456 D2 = TRI->getSubReg(Reg, ARM::dsub_4);
462 D2 = TRI->getSubReg(Reg, ARM::dsub_5);
500 unsigned D0, D1, D2, D3;
501 GetDSubRegs(DstReg, RegSpc, TRI, D0, D1, D2, D3);
506 MIB.addReg(D2, RegState::Define | getDeadRegState(DstIsDead));
628 unsigned D0, D1, D2, D3;
629 GetDSubRegs(SrcReg, RegSpc, TRI, D0, D1, D2, D3);
634 MIB.addReg(D2, getUndefRegState(SrcIsUndef));
682 unsigned D0 = 0, D1 = 0, D2 = 0, D3 = 0;
688 GetDSubRegs(DstReg, RegSpc, TRI, D0, D1, D2, D3);
693 MIB.addReg(D2, RegState::Define | getDeadRegState(DstIsDead));
711 GetDSubRegs(MO.getReg(), RegSpc, TRI, D0, D1, D2, D3);
720 MIB.addReg(D2, SrcFlags);
764 unsigned D0, D1, D2, D3;
765 GetDSubRegs(SrcReg, SingleSpc, TRI, D0, D1, D2, D3);