Lines Matching defs:false

278     NextSymbolIsThumb = false;
620 if (!isImm()) return false;
628 return false;
634 if (!isImm()) return false;
643 return false;
655 if (!CE) return false;
659 if(!Memory.OffsetImm || Memory.OffsetRegNum) return false;
660 if(Memory.BaseRegNum != ARM::PC) return false;
663 else return false;
667 if (!isImm()) return false;
669 if (!CE) return false;
674 if (!isImm()) return false;
676 if (!CE) return false;
681 if (!isImm()) return false;
683 if (!CE) return false;
688 if (!isImm()) return false;
690 if (!CE) return false;
695 if (!isImm()) return false;
697 if (!CE) return false;
702 if (!isImm()) return false;
704 if (!CE) return false;
709 if (!isImm()) return false;
711 if (!CE) return false;
717 if (!isImm()) return false;
719 if (!CE) return false;
724 if (!isImm()) return false;
726 if (!CE) return false;
731 if (!isImm()) return false;
733 if (!CE) return false;
738 if (!isImm()) return false;
740 if (!CE) return false;
745 if (!isImm()) return false;
747 if (!CE) return false;
752 if (!isImm()) return false;
754 if (!CE) return false;
759 if (!isImm()) return false;
761 if (!CE) return false;
766 if (!isImm()) return false;
768 if (!CE) return false;
773 if (!isImm()) return false;
775 if (!CE) return false;
780 if (!isImm()) return false;
782 if (!CE) return false;
787 if (!isImm()) return false;
789 if (!CE) return false;
794 if (!isImm()) return false;
796 if (!CE) return false;
801 if (!isImm()) return false;
803 if (!CE) return false;
808 if (!isImm()) return false;
810 if (!CE) return false;
815 if (!isImm()) return false;
817 if (!CE) return false;
822 if (!isImm()) return false;
824 if (!CE) return false;
829 if (!isImm()) return false;
831 if (!CE) return false;
836 if (!isImm()) return false;
838 if (!CE) return false;
843 if (!isImm()) return false;
845 if (!CE) return false;
850 if (!isImm()) return false;
852 if (!CE) return false;
857 if (!isImm()) return false;
859 if (!CE) return false;
864 if (!isImm()) return false;
866 if (!CE) return false;
871 if (!isImm()) return false;
873 if (!CE) return false;
878 if (!isImm()) return false;
880 if (!CE) return false;
885 if (!isImm()) return false;
894 if (!isImm()) return false;
903 if (!isImm()) return false;
905 if (!CE) return false;
910 if (!isImm()) return false;
912 if (!CE) return false;
917 if (!isImm()) return false;
919 if (!CE) return false;
924 if (!isImm()) return false;
926 if (!CE) return false;
938 if (!isImm()) return false;
940 if (!CE) return false;
945 if (!isImm()) return false;
947 if (!CE) return false;
952 if (!isImm()) return false;
954 if (!CE) return false;
961 if (!isImm()) return false;
963 if (!CE) return false;
968 if (!isImm()) return false;
970 if (!CE) return false;
976 if (!isImm()) return false;
978 if (!CE) return false;
985 if (!isImm()) return false;
987 if (!CE) return false;
1008 bool isMemNoOffset(bool alignOK = false) const {
1010 return false;
1017 return false;
1020 return false;
1030 if (!isMem() || Memory.Alignment != 0) return false;
1039 if (!isImm()) return false;
1042 if (!CE) return false;
1052 if (!isMem() || Memory.Alignment != 0) return false;
1054 if (Memory.ShiftType != ARM_AM::no_shift) return false;
1066 return false;
1071 if (!CE) return false;
1082 if (!isMem() || Memory.Alignment != 0) return false;
1084 if (Memory.OffsetRegNum) return false;
1094 return false;
1101 return false;
1106 return false;
1112 return false;
1117 return false;
1125 return false;
1132 return false;
1141 return false;
1150 return false;
1159 return false;
1172 return false;
1181 return false;
1189 return false;
1191 if (Memory.BaseRegNum == ARM::PC) return false;
1199 return false;
1207 return false;
1209 if (Memory.BaseRegNum == ARM::PC) return false;
1211 if (!Memory.OffsetImm) return false;
1217 return false;
1231 return false;
1238 if (!isImm()) return false;
1240 if (!CE) return false;
1245 if (!isImm()) return false;
1247 if (!CE) return false;
1264 if (!isSingleSpacedVectorList()) return false;
1269 if (!isSingleSpacedVectorList()) return false;
1275 if (!isSingleSpacedVectorList()) return false;
1280 if (!isSingleSpacedVectorList()) return false;
1285 if (isSingleSpacedVectorList()) return false;
1291 if (!isDoubleSpacedVectorList()) return false;
1296 if (!isDoubleSpacedVectorList()) return false;
1307 if (!isSingleSpacedVectorAllLanes()) return false;
1312 if (!isSingleSpacedVectorAllLanes()) return false;
1318 if (!isDoubleSpacedVectorAllLanes()) return false;
1323 if (!isSingleSpacedVectorAllLanes()) return false;
1328 if (!isDoubleSpacedVectorAllLanes()) return false;
1333 if (!isSingleSpacedVectorAllLanes()) return false;
1338 if (!isDoubleSpacedVectorAllLanes()) return false;
1349 if (!isSingleSpacedVectorIndexed()) return false;
1354 if (!isSingleSpacedVectorIndexed()) return false;
1359 if (!isSingleSpacedVectorIndexed()) return false;
1364 if (!isSingleSpacedVectorIndexed()) return false;
1369 if (!isSingleSpacedVectorIndexed()) return false;
1374 if (!isDoubleSpacedVectorIndexed()) return false;
1379 if (!isDoubleSpacedVectorIndexed()) return false;
1384 if (!isSingleSpacedVectorIndexed()) return false;
1389 if (!isSingleSpacedVectorIndexed()) return false;
1394 if (!isSingleSpacedVectorIndexed()) return false;
1399 if (!isDoubleSpacedVectorIndexed()) return false;
1404 if (!isDoubleSpacedVectorIndexed()) return false;
1409 if (!isSingleSpacedVectorIndexed()) return false;
1414 if (!isSingleSpacedVectorIndexed()) return false;
1419 if (!isSingleSpacedVectorIndexed()) return false;
1424 if (!isDoubleSpacedVectorIndexed()) return false;
1429 if (!isDoubleSpacedVectorIndexed()) return false;
1434 if (!isSingleSpacedVectorIndexed()) return false;
1439 if (Kind != k_VectorIndex) return false;
1443 if (Kind != k_VectorIndex) return false;
1447 if (Kind != k_VectorIndex) return false;
1452 if (!isImm()) return false;
1455 if (!CE) return false;
1463 if (!isImm()) return false;
1466 if (!CE) return false;
1473 if (!isImm()) return false;
1476 if (!CE) return false;
1486 if (!isImm()) return false;
1489 if (!CE) return false;
1501 if (!isImm()) return false;
1504 if (!CE) return false;
1517 if (!isImm()) return false;
1520 if (!CE) return false;
1524 if ((Value & 0xff) != 0 && (Value & 0xff) != 0xff) return false;
2538 OS << "<ARM_MB::" << MemBOptToString(getMemBarrierOpt(), false) << ">";
2815 return false;
2843 return false;
3120 bool isQReg = false;
3166 return false;
3240 Operands.push_back(ARMOperand::CreateVectorList(Reg, 1, false, S, E));
3243 Operands.push_back(ARMOperand::CreateVectorListAllLanes(Reg, 1, false,
3249 false, S, E));
3263 Operands.push_back(ARMOperand::CreateVectorList(Reg, 2, false, S, E));
3268 Operands.push_back(ARMOperand::CreateVectorListAllLanes(Reg, 2, false,
3274 false, S, E));
3844 isASR = false;
4029 bool haveEaten = false;
4036 isAdd = false;
4110 bool haveEaten = false;
4117 isAdd = false;
4215 /// Parse an ARM memory expression, return false if successful else return true
4241 0, 0, false, S, E));
4250 return false;
4297 false, S, E));
4306 return false;
4346 false, S, E));
4355 return false;
4359 bool isNegative = false;
4399 return false;
4405 /// return true if it parses a shift otherwise it returns false.
4462 return false;
4501 bool isNegative = false;
4550 return false;
4568 return false;
4571 return false;
4580 return false;
4599 return false;
4633 return false;
4654 return false;
4689 return false;
4703 CarrySetting = false;
4816 CanAcceptCarrySet = false;
4829 CanAcceptPredicationCode = false;
4907 return false;
4912 return false;
4972 return false;
4992 return false;
5278 return false;
5284 // 'false' otherwise. If Reg is in the register list or is HiReg, set
5288 containsReg = false;
5297 return false;
5308 return false;
5334 ITState.FirstCond = false;
5395 return false;
5406 return false;
5415 return false;
5425 return false;
5435 return false;
5588 return false;
5855 return false;
6982 return false;
6991 bool isNarrow = false;
7027 bool isNarrow = false;
7039 case ARM_AM::ror: newOpc = ARM::t2RORri; isNarrow = false; break;
7040 case ARM_AM::rrx: isNarrow = false; newOpc = ARM::t2RRX; break;
7134 return false;
7150 return false;
7363 return false;
7374 return false;
7461 return false;
7474 return false;
7484 if (SOpc == ARM_AM::rrx) return false;
7509 return false;
7572 return false;
7614 return false;
7617 return false;
7710 return false;
7714 return false;
7808 return parseDirectiveRegSave(DirectiveID.getLoc(), false);
7836 return false;
7852 return false;
7868 return false;
7874 NextSymbolIsThumb = false;
7895 return false;
7904 return false;
7927 return false;
7964 return false;
7991 return false;
8003 return false;
8031 return false;
8039 return false;
8056 return false;
8070 return false;
8083 return false;
8105 return false;
8136 return false;
8153 return false;
8214 return false;
8243 return false;
8275 return false;