Lines Matching defs:mac_reg

195 	u32 mac_reg = 0;
242 mac_reg = E1000_READ_REG(hw, E1000_CTRL_EXT);
243 mac_reg &= ~E1000_CTRL_EXT_FORCE_SMBUS;
244 E1000_WRITE_REG(hw, E1000_CTRL_EXT, mac_reg);
259 u32 mac_reg;
264 mac_reg = E1000_READ_REG(hw, E1000_FEXTNVM3);
265 mac_reg &= ~E1000_FEXTNVM3_PHY_CFG_COUNTER_MASK;
266 mac_reg |= E1000_FEXTNVM3_PHY_CFG_COUNTER_50MSEC;
267 E1000_WRITE_REG(hw, E1000_FEXTNVM3, mac_reg);
270 mac_reg = E1000_READ_REG(hw, E1000_CTRL);
271 mac_reg |= E1000_CTRL_LANPHYPC_OVERRIDE;
272 mac_reg &= ~E1000_CTRL_LANPHYPC_VALUE;
273 E1000_WRITE_REG(hw, E1000_CTRL, mac_reg);
276 mac_reg &= ~E1000_CTRL_LANPHYPC_OVERRIDE;
277 E1000_WRITE_REG(hw, E1000_CTRL, mac_reg);
303 u32 mac_reg, fwsm = E1000_READ_REG(hw, E1000_FWSM);
337 mac_reg = E1000_READ_REG(hw, E1000_CTRL_EXT);
338 mac_reg |= E1000_CTRL_EXT_FORCE_SMBUS;
339 E1000_WRITE_REG(hw, E1000_CTRL_EXT, mac_reg);
373 mac_reg = E1000_READ_REG(hw, E1000_CTRL_EXT);
374 mac_reg &= ~E1000_CTRL_EXT_FORCE_SMBUS;
375 E1000_WRITE_REG(hw, E1000_CTRL_EXT, mac_reg);
1213 u32 mac_reg;
1227 mac_reg = E1000_READ_REG(hw, E1000_H2ME);
1228 mac_reg |= E1000_H2ME_ULP | E1000_H2ME_ENFORCE_SETTINGS;
1229 E1000_WRITE_REG(hw, E1000_H2ME, mac_reg);
1267 mac_reg = E1000_READ_REG(hw, E1000_CTRL_EXT);
1268 mac_reg |= E1000_CTRL_EXT_FORCE_SMBUS;
1269 E1000_WRITE_REG(hw, E1000_CTRL_EXT, mac_reg);
1290 mac_reg = E1000_READ_REG(hw, E1000_FEXTNVM7);
1291 mac_reg |= E1000_FEXTNVM7_DISABLE_SMB_PERST;
1292 E1000_WRITE_REG(hw, E1000_FEXTNVM7, mac_reg);
1326 u32 mac_reg;
1341 mac_reg = E1000_READ_REG(hw, E1000_H2ME);
1342 mac_reg &= ~E1000_H2ME_ULP;
1343 mac_reg |= E1000_H2ME_ENFORCE_SETTINGS;
1344 E1000_WRITE_REG(hw, E1000_H2ME, mac_reg);
1360 mac_reg = E1000_READ_REG(hw, E1000_H2ME);
1361 mac_reg &= ~E1000_H2ME_ENFORCE_SETTINGS;
1362 E1000_WRITE_REG(hw, E1000_H2ME, mac_reg);
1365 mac_reg = E1000_READ_REG(hw, E1000_H2ME);
1366 mac_reg &= ~E1000_H2ME_ULP;
1367 E1000_WRITE_REG(hw, E1000_H2ME, mac_reg);
1387 mac_reg = E1000_READ_REG(hw, E1000_CTRL_EXT);
1388 mac_reg |= E1000_CTRL_EXT_FORCE_SMBUS;
1389 E1000_WRITE_REG(hw, E1000_CTRL_EXT, mac_reg);
1402 mac_reg = E1000_READ_REG(hw, E1000_CTRL_EXT);
1403 mac_reg &= ~E1000_CTRL_EXT_FORCE_SMBUS;
1404 E1000_WRITE_REG(hw, E1000_CTRL_EXT, mac_reg);
1432 mac_reg = E1000_READ_REG(hw, E1000_FEXTNVM7);
1433 mac_reg &= ~E1000_FEXTNVM7_DISABLE_SMB_PERST;
1434 E1000_WRITE_REG(hw, E1000_FEXTNVM7, mac_reg);
2336 u32 mac_reg;
2349 mac_reg = E1000_READ_REG(hw, E1000_EXTCNF_CTRL);
2350 if (mac_reg & E1000_EXTCNF_CTRL_OEM_WRITE_ENABLE)
2354 mac_reg = E1000_READ_REG(hw, E1000_FEXTNVM);
2355 if (!(mac_reg & E1000_FEXTNVM_SW_CONFIG_ICH8M))
2358 mac_reg = E1000_READ_REG(hw, E1000_PHY_CTRL);
2367 if (mac_reg & E1000_PHY_CTRL_GBE_DISABLE)
2370 if (mac_reg & E1000_PHY_CTRL_D0A_LPLU)
2373 if (mac_reg & (E1000_PHY_CTRL_GBE_DISABLE |
2377 if (mac_reg & (E1000_PHY_CTRL_D0A_LPLU |
2509 u32 mac_reg;
2524 mac_reg = E1000_READ_REG(hw, E1000_RAL(i));
2526 (u16)(mac_reg & 0xFFFF));
2528 (u16)((mac_reg >> 16) & 0xFFFF));
2530 mac_reg = E1000_READ_REG(hw, E1000_RAH(i));
2532 (u16)(mac_reg & 0xFFFF));
2534 (u16)((mac_reg & E1000_RAH_AV)
2572 u32 mac_reg;
2614 mac_reg = E1000_READ_REG(hw, E1000_FFLT_DBG);
2615 mac_reg &= ~(1 << 14);
2616 mac_reg |= (7 << 15);
2617 E1000_WRITE_REG(hw, E1000_FFLT_DBG, mac_reg);
2619 mac_reg = E1000_READ_REG(hw, E1000_RCTL);
2620 mac_reg |= E1000_RCTL_SECRC;
2621 E1000_WRITE_REG(hw, E1000_RCTL, mac_reg);
2674 mac_reg = E1000_READ_REG(hw, E1000_FFLT_DBG);
2675 mac_reg &= ~(0xF << 14);
2676 E1000_WRITE_REG(hw, E1000_FFLT_DBG, mac_reg);
2678 mac_reg = E1000_READ_REG(hw, E1000_RCTL);
2679 mac_reg &= ~E1000_RCTL_SECRC;
2680 E1000_WRITE_REG(hw, E1000_RCTL, mac_reg);
2809 u32 mac_reg;
2810 mac_reg = E1000_READ_REG(hw, E1000_FEXTNVM4);
2811 mac_reg &= ~E1000_FEXTNVM4_BEACON_DURATION_MASK;
2812 mac_reg |= E1000_FEXTNVM4_BEACON_DURATION_16USEC;
2813 E1000_WRITE_REG(hw, E1000_FEXTNVM4, mac_reg);