• Home
  • History
  • Annotate
  • Raw
  • Download
  • only in /asuswrt-rt-n18u-9.0.0.4.380.2695/release/src/router/gdb/opcodes/

Lines Matching refs:RegXMM

2311       RegXMM } },
2314 { RegXMM,
2326 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2327 RegXMM } },
2330 { RegXMM,
2331 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
2343 RegXMM } },
2346 { RegXMM,
2386 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2387 RegXMM } },
2394 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2395 RegXMM } },
2402 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2403 RegXMM } },
2410 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2411 RegXMM } },
2418 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2419 RegXMM } },
2426 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2427 RegXMM } },
2434 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2435 RegXMM } },
2442 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2443 RegXMM } },
2450 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2451 RegXMM } },
2458 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2459 RegXMM } },
2466 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2467 RegXMM } },
2474 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2475 RegXMM } },
2482 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2483 RegXMM } },
2490 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2491 RegXMM } },
2498 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2499 RegXMM } },
2506 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2507 RegXMM } },
2514 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2515 RegXMM } },
2522 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2523 RegXMM } },
2530 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2531 RegXMM } },
2538 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2539 RegXMM } },
2546 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2547 RegXMM } },
2554 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2555 RegXMM } },
2562 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2563 RegXMM } },
2570 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2571 RegXMM } },
2579 RegXMM } },
2586 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2587 RegXMM } },
2595 RegXMM } },
2602 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2603 RegXMM } },
2611 RegXMM } },
2618 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2619 RegXMM } },
2627 RegXMM } },
2634 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2635 RegXMM } },
2643 RegXMM } },
2650 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2651 RegXMM } },
2659 RegXMM } },
2666 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2667 RegXMM } },
2675 RegXMM } },
2682 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2683 RegXMM } },
2691 RegXMM } },
2698 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2699 RegXMM } },
2706 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2707 RegXMM } },
2714 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2715 RegXMM } },
2722 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2723 RegXMM } },
2730 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2731 RegXMM } },
2738 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2739 RegXMM } },
2746 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2747 RegXMM } },
2754 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2755 RegXMM } },
2762 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2763 RegXMM } },
2770 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2771 RegXMM } },
2778 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2779 RegXMM } },
2786 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2787 RegXMM } },
2794 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2795 RegXMM } },
2802 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2803 RegXMM } },
2810 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2811 RegXMM } },
2814 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2815 RegXMM } },
2818 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2819 RegXMM } },
2822 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2823 RegXMM } },
2826 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2827 RegXMM } },
2830 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2831 RegXMM } },
2834 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2835 RegXMM } },
2838 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2839 RegXMM } },
2842 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2843 RegXMM } },
2846 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2847 RegXMM } },
2850 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2851 RegXMM } },
2854 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2855 RegXMM } },
2858 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2859 RegXMM } },
2862 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2863 RegXMM } },
2866 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2867 RegXMM } },
2870 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2871 RegXMM } },
2874 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2875 RegXMM } },
2878 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2879 RegXMM } },
2882 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2883 RegXMM } },
2886 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2887 RegXMM } },
2890 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2891 RegXMM } },
2895 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2896 RegXMM } },
2900 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2901 RegXMM } },
2904 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2905 RegXMM } },
2909 RegXMM } },
2912 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2917 RegXMM } },
2920 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2924 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2928 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2932 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2933 RegXMM } },
2936 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2937 RegXMM } },
2947 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2948 RegXMM } },
2951 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2952 RegXMM } },
2955 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2956 RegXMM } },
2959 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2960 RegXMM } },
2963 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2964 RegXMM } },
2967 { RegXMM,
2968 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
2971 { RegXMM,
2972 RegXMM } },
2976 RegXMM } },
2979 { RegXMM,
2983 { RegXMM,
2984 RegXMM } },
2988 RegXMM } },
2991 { RegXMM,
2995 { RegXMM,
2999 { RegXMM,
3007 { RegXMM,
3011 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3012 RegXMM } },
3015 { RegXMM,
3016 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3019 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3020 RegXMM } },
3023 { RegXMM,
3024 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3027 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3028 RegXMM } },
3031 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3032 RegXMM } },
3035 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3036 RegXMM } },
3043 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3044 RegXMM } },
3051 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3052 RegXMM } },
3061 RegXMM,
3066 RegXMM,
3077 RegXMM } },
3084 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3085 RegXMM } },
3092 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3093 RegXMM } },
3100 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3101 RegXMM } },
3108 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3109 RegXMM } },
3116 { RegXMM,
3124 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3125 RegXMM } },
3144 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3145 RegXMM } },
3153 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3154 RegXMM } },
3157 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3158 RegXMM } },
3161 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3162 RegXMM } },
3165 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3166 RegXMM } },
3173 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3174 RegXMM } },
3177 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3178 RegXMM } },
3181 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3182 RegXMM } },
3188 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3189 RegXMM } },
3192 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3193 RegXMM } },
3196 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3197 RegXMM } },
3200 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3201 RegXMM } },
3204 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3205 RegXMM } },
3208 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3209 RegXMM } },
3212 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3213 RegXMM } },
3216 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3217 RegXMM } },
3220 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3221 RegXMM } },
3224 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3225 RegXMM } },
3228 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3229 RegXMM } },
3232 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3233 RegXMM } },
3236 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3237 RegXMM } },
3240 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3241 RegXMM } },
3244 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3245 RegXMM } },
3248 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3249 RegXMM } },
3252 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3253 RegXMM } },
3256 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3257 RegXMM } },
3260 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3261 RegXMM } },
3264 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3265 RegXMM } },
3268 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3269 RegXMM } },
3272 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3273 RegXMM } },
3276 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3277 RegXMM } },
3280 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3281 RegXMM } },
3284 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3285 RegXMM } },
3288 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3289 RegXMM } },
3293 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3294 RegXMM } },
3305 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3306 RegXMM } },
3309 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3310 RegXMM } },
3314 RegXMM } },
3318 RegXMM } },
3321 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3322 RegXMM } },
3325 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3326 RegXMM } },
3329 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3330 RegXMM } },
3333 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3334 RegXMM } },
3337 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3338 RegXMM } },
3341 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3342 RegXMM } },
3345 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3346 RegXMM } },
3349 { RegXMM,
3350 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3354 RegXMM } },
3357 { RegXMM,
3362 RegXMM } },
3365 { RegXMM,
3369 { RegXMM,
3373 { RegXMM,
3384 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3385 RegXMM } },
3388 { RegXMM,
3389 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3392 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3393 RegXMM } },
3396 { RegXMM,
3397 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3400 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3401 RegXMM } },
3404 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3405 RegXMM } },
3408 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3409 RegXMM } },
3413 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3414 RegXMM } },
3417 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3418 RegXMM } },
3421 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3422 RegXMM } },
3425 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3426 RegXMM } },
3429 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3430 RegXMM } },
3433 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3434 RegXMM } },
3437 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3438 RegXMM } },
3441 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3442 RegXMM } },
3445 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3446 RegXMM } },
3449 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3450 RegXMM } },
3453 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3454 RegXMM } },
3457 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3458 RegXMM } },
3461 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3465 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3466 RegXMM } },
3469 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3470 RegXMM } },
3473 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3474 RegXMM } },
3477 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3481 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3482 RegXMM } },
3485 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3486 RegXMM } },
3489 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3493 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3497 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3498 RegXMM } },
3501 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3502 RegXMM } },
3505 { RegXMM,
3506 RegXMM } },
3509 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3510 RegXMM } },
3513 { RegXMM,
3514 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3517 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3518 RegXMM } },
3521 { RegXMM,
3522 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3525 { RegXMM,
3530 RegXMM } },
3537 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3538 RegXMM } },
3542 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3543 RegXMM } },
3547 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3548 RegXMM } },
3552 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3553 RegXMM } },
3557 RegXMM } },
3561 RegXMM } },
3564 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3565 RegXMM } },
3568 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3569 RegXMM } },
3572 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3573 RegXMM } },
3576 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3577 RegXMM } },
3592 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3593 RegXMM } },
3596 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3597 RegXMM } },
3600 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3601 RegXMM } },
3604 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3605 RegXMM } },
3609 RegXMM } },
3625 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3626 RegXMM } },
3629 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3630 RegXMM } },
3633 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3634 RegXMM } },
3692 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3693 RegXMM } },
3700 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3701 RegXMM } },
3708 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3709 RegXMM } },
3716 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3717 RegXMM } },
3724 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3725 RegXMM } },
3732 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3733 RegXMM } },
3740 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3741 RegXMM } },
3748 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3749 RegXMM } },
3756 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3757 RegXMM } },
3764 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3765 RegXMM } },
3772 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3773 RegXMM } },
3780 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3781 RegXMM } },
3790 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3791 RegXMM } },
3798 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3799 RegXMM } },
3806 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3807 RegXMM } },
3814 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3815 RegXMM } },
3819 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3820 RegXMM } },
3824 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3825 RegXMM } },
3828 { RegXMM,
3829 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3830 RegXMM } },
3833 { RegXMM,
3834 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3835 RegXMM } },
3839 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3840 RegXMM } },
3844 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3845 RegXMM } },
3849 RegXMM,
3854 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3855 RegXMM } },
3859 RegXMM } },
3863 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3864 RegXMM } },
3867 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3868 RegXMM } },
3871 { RegXMM,
3872 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3873 RegXMM } },
3877 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3878 RegXMM } },
3881 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3882 RegXMM } },
3886 RegXMM,
3891 RegXMM,
3896 RegXMM,
3900 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3901 RegXMM } },
3906 RegXMM } },
3911 RegXMM } },
3916 RegXMM } },
3919 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3920 RegXMM } },
3923 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3924 RegXMM } },
3927 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3928 RegXMM } },
3931 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3932 RegXMM } },
3935 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3936 RegXMM } },
3939 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3940 RegXMM } },
3943 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3944 RegXMM } },
3947 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3948 RegXMM } },
3951 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3952 RegXMM } },
3955 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3956 RegXMM } },
3959 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3960 RegXMM } },
3963 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3964 RegXMM } },
3967 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3968 RegXMM } },
3971 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3972 RegXMM } },
3975 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3976 RegXMM } },
3979 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3980 RegXMM } },
3983 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3984 RegXMM } },
3987 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3988 RegXMM } },
3991 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3992 RegXMM } },
3995 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3996 RegXMM } },
3999 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4000 RegXMM } },
4003 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4004 RegXMM } },
4007 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4008 RegXMM } },
4012 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4013 RegXMM } },
4017 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4018 RegXMM } },
4022 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4023 RegXMM } },
4027 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4028 RegXMM } },
4031 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4032 RegXMM } },
4036 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4037 RegXMM } },
4041 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4042 RegXMM } },
4046 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4047 RegXMM } },
4051 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4052 RegXMM } },
4228 { RegXMM,
4232 { RegXMM,
4238 RegXMM } },
4241 { RegXMM,
4242 RegXMM } },
4245 { RegXMM,
4246 RegXMM } },
4251 RegXMM,
4252 RegXMM } },
4459 { "xmm0", RegXMM, 0, 0 },
4460 { "xmm1", RegXMM, 0, 1 },
4461 { "xmm2", RegXMM, 0, 2 },
4462 { "xmm3", RegXMM, 0, 3 },
4463 { "xmm4", RegXMM, 0, 4 },
4464 { "xmm5", RegXMM, 0, 5 },
4465 { "xmm6", RegXMM, 0, 6 },
4466 { "xmm7", RegXMM, 0, 7 },
4467 { "xmm8", RegXMM, RegRex, 0 },
4468 { "xmm9", RegXMM, RegRex, 1 },
4469 { "xmm10", RegXMM, RegRex, 2 },
4470 { "xmm11", RegXMM, RegRex, 3 },
4471 { "xmm12", RegXMM, RegRex, 4 },
4472 { "xmm13", RegXMM, RegRex, 5 },
4473 { "xmm14", RegXMM, RegRex, 6 },
4474 { "xmm15", RegXMM, RegRex, 7 },