• Home
  • History
  • Annotate
  • Raw
  • Download
  • only in /asuswrt-rt-n18u-9.0.0.4.380.2695/release/src/router/gdb/opcodes/

Lines Matching refs:Disp32

31     { Disp16|Disp32,
36 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
44 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
56 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
64 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
71 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
79 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
111 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
115 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
119 { Reg16|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
123 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
127 { Reg16|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
131 { Reg32|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
135 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
139 { Reg16|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
143 { Reg32|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
147 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
151 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
155 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
159 { Reg16|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
163 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
167 { Reg16|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
171 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
175 { Reg16|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
182 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
200 { Reg16|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
218 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
230 { Reg16|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
248 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
251 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
283 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
287 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
291 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
295 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
299 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
303 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
350 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
354 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
362 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
368 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
372 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
376 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
384 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
390 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
394 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
398 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
406 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
410 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
414 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
422 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
426 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
429 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
438 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
442 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
446 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
454 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
458 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
462 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
470 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
474 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
478 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
486 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
493 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
497 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
505 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
508 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
511 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
574 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
577 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
580 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
585 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
590 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
602 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
605 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
609 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
612 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
617 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
621 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
625 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
628 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
632 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
636 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
640 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
643 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
647 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
651 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
655 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
658 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
662 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
666 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
670 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
673 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
677 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
681 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
685 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
688 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
692 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
696 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
700 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
703 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
707 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
711 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
715 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
718 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
722 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
726 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
730 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
733 { Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
738 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
743 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
747 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
752 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
757 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
761 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
764 { Disp16|Disp32 } },
767 { Disp16|Disp32 } },
770 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S|JumpAbsolute } },
773 { Reg16|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S|JumpAbsolute } },
780 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|JumpAbsolute } },
787 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|JumpAbsolute } },
790 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
793 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S|JumpAbsolute } },
796 { Reg16|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S|JumpAbsolute } },
803 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|JumpAbsolute } },
810 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|JumpAbsolute } },
845 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
848 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
851 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
854 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
857 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
860 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
863 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
866 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
869 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
872 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
875 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
878 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
881 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
884 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
887 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
890 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
893 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
896 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
899 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
902 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
905 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
908 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
911 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
914 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
917 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
920 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
923 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
926 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
929 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
932 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
935 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
938 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
941 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
944 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
947 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
950 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
953 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
956 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
959 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
962 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
965 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
968 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
971 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
974 { Disp8|Disp16|Disp32|Disp32S|Disp64 } },
977 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
980 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
983 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
986 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
989 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
992 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
995 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
998 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1001 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1004 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1007 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1010 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1013 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1016 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1019 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1022 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1025 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1028 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1031 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1034 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1037 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1040 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1043 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1046 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1049 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1052 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1055 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1058 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1061 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1064 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1070 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg,
1071 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1077 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg,
1078 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1085 BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg } },
1091 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
1098 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1101 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
1108 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1111 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
1118 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
1119 BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg } },
1125 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
1126 BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg } },
1132 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg } },
1135 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg,
1142 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg } },
1145 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg,
1152 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg } },
1156 BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg } },
1162 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg } },
1166 BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg } },
1172 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1175 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
1179 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
1184 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1188 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1192 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1196 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1200 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1204 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1208 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1212 Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1231 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1237 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1244 Reg16|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1247 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
1251 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1254 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1257 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1260 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1263 { Reg16|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1266 { Reg16|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1269 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
1273 { Reg16|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1276 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1279 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1282 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1285 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1291 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1297 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1303 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1306 { Reg16|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1309 { Reg16|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1315 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1321 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1324 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1327 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1330 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1333 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1336 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1342 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1348 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1354 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1360 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1363 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1366 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1369 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1372 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1375 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1390 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1396 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1405 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1411 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1471 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1474 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1508 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1511 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1560 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1563 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1607 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1610 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1644 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1647 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1696 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1699 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1791 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1794 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1797 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1803 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1812 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1824 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1827 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1830 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1833 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1836 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
1839 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2020 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2024 Reg8|Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2033 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2048 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2057 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2060 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2075 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2079 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2083 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2087 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2091 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2095 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2099 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2103 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2107 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2111 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2115 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2119 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2123 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2127 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2131 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2135 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2139 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2143 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2147 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2151 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2155 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2159 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2163 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2167 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2171 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2175 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2179 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2183 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2284 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2287 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2302 { Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2307 Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2310 { Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2315 Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2318 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2323 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX } },
2326 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2331 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
2334 { Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2339 Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2342 { Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2347 Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2355 Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2359 Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2382 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2386 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2390 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2394 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2398 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2402 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2406 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2410 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2414 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2418 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2422 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2426 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2430 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2434 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2438 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2442 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2446 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2450 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2454 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2458 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2462 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2466 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2470 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2474 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2478 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2482 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2486 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2490 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2494 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2498 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2502 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2506 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2510 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2514 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2518 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2522 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2526 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2530 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2534 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2538 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2542 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2546 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2550 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2554 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2558 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2562 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2566 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2570 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2582 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2586 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2598 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2602 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2614 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2618 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2630 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2634 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2646 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2650 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2662 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2666 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2678 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2682 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2694 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2698 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2702 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2706 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2710 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2714 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2718 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2722 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2726 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2730 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2734 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2738 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2742 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2746 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2750 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2754 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2758 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2762 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2766 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2770 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2774 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2778 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2782 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2786 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2790 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2794 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2798 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2802 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2806 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2810 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2814 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2818 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2822 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2826 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2830 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2834 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2838 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2842 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2846 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2850 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2854 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2858 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2862 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2866 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2870 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2874 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2878 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2882 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2886 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2890 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2895 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2900 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2904 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2908 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
2912 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2916 { Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2920 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2924 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2928 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2932 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2936 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2940 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2947 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2951 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2955 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2959 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2963 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
2968 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
2975 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2980 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
2987 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
2992 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3000 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3004 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3008 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3011 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3016 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3019 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3024 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3027 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3031 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3035 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3039 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3043 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3047 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3051 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3067 Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3071 Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3076 Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3080 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3084 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3088 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3092 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3096 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3100 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3104 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3108 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3120 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3124 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3128 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3131 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3134 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3137 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3140 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3144 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3149 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3153 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3157 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3161 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3165 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3173 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3177 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3181 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3185 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3188 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3192 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3196 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3200 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3204 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3208 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3212 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3216 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3220 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3224 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3228 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3232 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3236 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3240 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3244 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3248 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3252 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3256 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3260 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3264 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3268 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3272 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3276 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3280 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3284 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3288 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3293 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3300 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3301 BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg } },
3305 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3309 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3313 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3317 { Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3321 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3325 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3329 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3333 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3337 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3341 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3345 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3350 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3353 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3358 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3361 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3366 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3374 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3380 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3381 BaseIndex|Disp8|Disp16|Disp32|Disp32S|EsSeg } },
3384 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3389 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3392 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3397 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3400 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3404 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3408 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3413 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3417 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3421 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3425 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3429 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3433 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3437 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3441 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3445 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3449 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3453 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3457 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3461 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3465 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3469 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3473 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3477 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3481 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3485 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3489 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3493 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3497 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3501 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3509 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3514 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3517 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3522 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM } },
3533 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3537 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3542 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3547 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3552 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3564 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3568 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3572 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3576 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3580 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3583 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3586 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3589 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3592 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3596 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3600 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3604 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3608 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3625 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3629 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3633 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3651 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3660 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3663 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3667 Reg32|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3671 Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3674 { Reg32|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3678 { Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3685 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3688 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3692 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3696 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3700 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3704 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3708 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3712 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3716 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3720 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3724 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3728 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3732 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3736 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3740 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3744 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3748 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3752 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3756 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3760 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3764 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3768 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3772 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3776 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3780 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3785 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3790 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3794 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3798 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3802 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3806 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3810 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
3814 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3819 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3824 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3829 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3834 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3839 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3844 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3850 Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3854 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3858 { BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3863 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3867 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3872 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3877 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3881 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3887 Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3892 Reg32|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3897 Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
3900 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3905 Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3910 Reg32|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3915 Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
3919 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3923 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3927 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3931 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3935 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3939 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3943 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3947 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3951 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3955 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3959 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3963 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3967 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3971 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3975 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3979 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3983 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3987 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3991 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3995 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
3999 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4003 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4007 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4012 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4017 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4022 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4027 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4031 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4036 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4041 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4046 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4051 BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegXMM,
4055 { Reg16|Reg32|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
4059 { Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
4063 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
4067 { Reg8|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
4071 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
4074 { BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
4080 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4084 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4088 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4092 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4096 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4100 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4104 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4108 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4112 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4116 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4120 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4124 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4128 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4132 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4136 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4140 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4144 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4148 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4152 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4156 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4160 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4164 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4168 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4172 { BaseIndex|Disp8|Disp16|Disp32|Disp32S|RegMMX,
4229 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
4233 BaseIndex|Disp8|Disp16|Disp32|Disp32S } },
4255 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,
4259 { Reg16|Reg32|Reg64|BaseIndex|Disp8|Disp16|Disp32|Disp32S,