Lines Matching refs:BIT0
747 viafb_write_reg_mask(CR47, VIACR, 0, BIT0);
890 BIT0 + BIT1 + BIT2);
893 BIT0 + BIT1 + BIT2);
900 BIT0 + BIT1 + BIT2 + BIT3);
933 viafb_write_reg_mask(CR99, VIACR, 0x03, BIT0 + BIT1);
940 BIT0 + BIT1 + BIT2 + BIT3);
947 BIT0 + BIT1 + BIT2 + BIT3);
962 viafb_write_reg_mask(CR6B, VIACR, 0x01, BIT0);
966 viafb_write_reg_mask(CR6C, VIACR, 0x21, BIT0 +
970 viafb_write_reg_mask(CR6C, VIACR, 0xA1, BIT0 +
983 BIT0 + BIT5 + BIT7);
986 BIT0 + BIT5 + BIT7);
1002 BIT0 + BIT1 + BIT4);
1006 BIT0 + BIT1 + BIT4);
1024 viafb_write_reg_mask(SR2A, VIASR, 0x03, BIT0 + BIT1);
1039 viafb_write_reg_mask(CR79, VIACR, 0x00, BIT0);
1109 BIT7 + BIT2 + BIT1 + BIT0);
1151 viafb_write_reg_mask(CR33, VIACR, 0x06, BIT0 + BIT1 + BIT2);
1152 /*viafb_write_reg_mask(CR32, VIACR, 0x01, BIT0); */
1192 reg_mask = reg_mask | (BIT0 << j);
1193 get_bit = (timing_value & (BIT0 << bit_num));
1691 viafb_write_reg_mask(SR40, VIASR, 0x01, BIT0);
1692 viafb_write_reg_mask(SR40, VIASR, 0x00, BIT0);
2212 viafb_write_reg_mask(SR1A, VIASR, 0x00, BIT0);
2226 viafb_write_reg_mask(SR1A, VIASR, 0x01, BIT0);
2233 viafb_write_reg_mask(SR1A, VIASR, 0x00, BIT0);