Lines Matching refs:__REG32
42 #define REG_UMI_FLASH0_TCR __REG32(HW_UMI_BASE + 0x00)
44 #define REG_UMI_FLASH1_TCR __REG32(HW_UMI_BASE + 0x04)
46 #define REG_UMI_FLASH2_TCR __REG32(HW_UMI_BASE + 0x08)
48 #define REG_UMI_MMD_ICR __REG32(HW_UMI_BASE + 0x0c)
50 #define REG_UMI_NAND_TCR __REG32(HW_UMI_BASE + 0x18)
52 #define REG_UMI_NAND_RCSR __REG32(HW_UMI_BASE + 0x1c)
54 #define REG_UMI_NAND_ECC_CSR __REG32(HW_UMI_BASE + 0x20)
56 #define REG_UMI_NAND_ECC_DATA __REG32(HW_UMI_BASE + 0x24)
58 #define REG_UMI_BCH_N __REG32(HW_UMI_BASE + 0x40)
60 #define REG_UMI_BCH_K __REG32(HW_UMI_BASE + 0x44)
62 #define REG_UMI_BCH_T __REG32(HW_UMI_BASE + 0x48)
64 #define REG_UMI_BCH_CTRL_STATUS __REG32(HW_UMI_BASE + 0x4C)
66 #define REG_UMI_BCH_WR_ECC_0 __REG32(HW_UMI_BASE + 0x50)
68 #define REG_UMI_BCH_WR_ECC_1 __REG32(HW_UMI_BASE + 0x54)
70 #define REG_UMI_BCH_WR_ECC_2 __REG32(HW_UMI_BASE + 0x58)
72 #define REG_UMI_BCH_WR_ECC_3 __REG32(HW_UMI_BASE + 0x5c)
74 #define REG_UMI_BCH_WR_ECC_4 __REG32(HW_UMI_BASE + 0x60)
76 #define REG_UMI_BCH_RD_ERR_LOC_1_0 __REG32(HW_UMI_BASE + 0x64)
78 #define REG_UMI_BCH_RD_ERR_LOC_3_2 __REG32(HW_UMI_BASE + 0x68)
80 #define REG_UMI_BCH_RD_ERR_LOC_5_4 __REG32(HW_UMI_BASE + 0x6c)
82 #define REG_UMI_BCH_RD_ERR_LOC_7_6 __REG32(HW_UMI_BASE + 0x70)
84 #define REG_UMI_BCH_RD_ERR_LOC_9_8 __REG32(HW_UMI_BASE + 0x74)
86 #define REG_UMI_BCH_RD_ERR_LOC_B_A __REG32(HW_UMI_BASE + 0x78)
236 #define REG_UMI_BCH_ERR_LOC_ADDR(index) (__REG32(HW_UMI_BASE + 0x64 + (index / 2)*4) >> ((index % 2) * 16))